由JK觸發(fā)器組成的應用電路如圖所示,設觸發(fā)器的初值都為0,經分析可知這是一個()。
A.同步二進制加法計數器
B.同步四進制加法計數器
C.同步三進制計數器
D.同步三進制減法計數器
您可能感興趣的試卷
你可能感興趣的試題
如圖所示邏輯電路中,當輸出F=0時,輸入A、B、C、D、E必須是()。
A.11101
B.01010
C.10101
D.00101
由兩個主從型JK觸發(fā)器組成的邏輯電路如圖所示,設Q1、Q2的初始態(tài)是00。已知輸入信號A和脈沖信號cp的波形如圖所示,當第二個cp脈沖作用時Q1Q2將變?yōu)椋ǎ?br />
A.11
B.10
C.01
D.保持00不變
D觸發(fā)器的應用電路如圖所示,設輸出Q的初值為0,那么,在時鐘脈沖cp的作用下,輸出Q為()。
A.1
B.cp
C.脈沖信號,頻率為時鐘脈沖頻率的1/2
D.0
晶體管非門電路如圖所示,已知Ucc=15V,UB=-9V,Rc=3kΩ,RB=20kΩ,β=40,當輸入電壓U1=5V時,要使晶體管飽和導通,Rx的值不得大于()kΩ。(設UBE=0.7V,集電極和發(fā)射極之間的飽和電壓Uces=0.3V)
A.3.55
B.7.1
C.17.5
D.35
如圖所示的二極管D1、D2所處的狀態(tài)是()。
A.D1導通,D2截止
B.D2導通,D1截止
C.D1、D2全導通
D.D1、D2全截止
電路如圖所示,運算放大器的最大輸出電壓為±12V,為了使燈HL亮,輸入電壓ui應滿足()。
A.ui>0
B.ui=0
C.ui<0
D.任意數值
圖示的晶體管均為硅管,測量的靜態(tài)電位如圖所示,處于放大狀態(tài)的晶體管是()。
A.A
B.B
C.C
D.D
A.飽和狀態(tài)的PNP型硅管
B.放大狀態(tài)的NPN型硅管
C.飽和狀態(tài)的NPN型鍺管
D.放大狀態(tài)的PNP型鍺管
如圖所示的放大電路,因靜態(tài)工作點不合適而使u0出現(xiàn)嚴重的截止失真,通過調整偏置電阻RB,可以改善u0的波形,調整方法是應使RB()。
A.增加
B.減少
C.等于零
D.不變
晶體管單管放大電路如圖所示,其中電阻RB可調,當輸入ui、輸出uo的波形如圖所示時,輸出波形()。
A.出現(xiàn)了飽和失真,應調大RB
B.出現(xiàn)了飽和失真,應調小RB
C.出現(xiàn)了截止失真,應調大RB
D.出現(xiàn)了截止失真,應調小RB
最新試題
由JK觸發(fā)器組成的應用電路如圖所示,設觸發(fā)器的初值都為0,經分析可知這是一個()。
全波整流、濾波電路如圖所示,如果輸入信號ui=10sin(t+30°)V,則開關S閉合前,輸出電壓u為()V。
如圖所示電路可進行減法運算,已知輸出電壓u0=12V,則兩輸入信號電壓ui1與ui2之間的關系是()。
如圖所示為共發(fā)射極單管電壓放大電路,估算靜態(tài)點的IB、IC、UCE分別為()。
單相全波整流電路如圖所示,已知RL=80Ω,U0=110V,忽略整流二極管的正向壓降,每個二極管所承受的最高反向電壓UDRM為()V。
如圖所示的二極管D1、D2所處的狀態(tài)是()。
晶體管非門電路如圖所示,已知Ucc=15V,UB=-9V,Rc=3kΩ,RB=20kΩ,β=40,當輸入電壓U1=5V時,要使晶體管飽和導通,Rx的值不得大于()kΩ。(設UBE=0.7V,集電極和發(fā)射極之間的飽和電壓Uces=0.3V)
邏輯函數F=的化簡結果是()。
電路如圖所示,設DA、DB為理想二極管,當VA=3V、VB=6V時,電流I=()mA。
某晶體管放大電路的空載放大倍數Ak=_80,輸入電阻ri=1kΩ和輸出電阻r0=3kΩ,將信號源(us=10sinωtV,Rs=1kΩ)和負載(RL=5kΩ)接于該放大電路之后(見下圖),負載電壓()。