單項(xiàng)選擇題在系統(tǒng)可編是指:對(duì)位于()的可編程邏輯器件進(jìn)行編程。

A.用戶電路板
B.特制的電路板
C.編程器
D.專用編程器


你可能感興趣的試題

1.單項(xiàng)選擇題高密度可編程邏輯器件通常集成規(guī)模大于()門。

A.100
B.1000
C.10000
D.10000

2.單項(xiàng)選擇題低密度可編程器件的代表是()。

A.PLA
B.PAL
C.GAL
D.E2PROM

3.單項(xiàng)選擇題低密度可編程邏輯器件(PLD)通常集成規(guī)模小于()門。

A.100
B.1000
C.10000
D.10000

5.單項(xiàng)選擇題程序控制中,常用()電路作定時(shí)器。

A.計(jì)數(shù)器
B.比較器
C.譯碼器
D.編碼器

6.單項(xiàng)選擇題欲把一脈沖信號(hào)延遲8個(gè)TCP后愉出,宜采用()電路。

A.計(jì)數(shù)器
B.分頻器
C.移位寄存器
D.脈沖發(fā)生器

7.單項(xiàng)選擇題用集成計(jì)數(shù)器設(shè)計(jì)n進(jìn)制計(jì)數(shù)器時(shí),不宜采用()方法。

A.置最小數(shù)
B.反饋復(fù)位
C.反饋預(yù)置
D.時(shí)鐘禁止

8.單項(xiàng)選擇題欲把36kHz的脈沖信號(hào)變?yōu)?Hz的脈沖信號(hào),若采用十進(jìn)制集成計(jì)數(shù)器,則各級(jí)的分頻系數(shù)為()。

A.(3,6,10,10,10)
B.(4,9,10,10,10)
C.(3,12,10,10,10)
D.(6,3,10,10,10)

9.單項(xiàng)選擇題每經(jīng)十個(gè)CP脈沖狀態(tài)循環(huán)一次的計(jì)數(shù)電路,知其有效狀態(tài)中的最大數(shù)為1100,則欠妥的描述是()。

A.模10計(jì)數(shù)器
B.計(jì)數(shù)容量為10
C.十進(jìn)制計(jì)數(shù)器
D.十二進(jìn)制計(jì)數(shù)器

10.單項(xiàng)選擇題時(shí)序電路的邏輯功能不能單由()來(lái)描述。

A.時(shí)鐘方程
B.狀態(tài)方程
C.狀態(tài)轉(zhuǎn)換表
D.狀態(tài)轉(zhuǎn)換圖

最新試題

雙積分型數(shù)字電壓表是否需要取樣-保持電路?請(qǐng)說(shuō)明理由。

題型:?jiǎn)柎痤}

試提出數(shù)字頻率計(jì)的三種設(shè)計(jì)方案,比較各種方案的特點(diǎn)。如果用HDPLD來(lái)實(shí)現(xiàn),設(shè)計(jì)方案是最佳嗎?簡(jiǎn)述理由。

題型:?jiǎn)柎痤}

DRAM4164有2根片選線(RAS和CAS)、8根地址線和1根數(shù)據(jù)線。請(qǐng)判斷它的存儲(chǔ)容量為多少?

題型:?jiǎn)柎痤}

如要將一個(gè)最大幅度為5.1V的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),要求輸入每變化20mV,輸出信號(hào)的最低位(LSB)發(fā)生變化,應(yīng)選用()位ADC。

題型:?jiǎn)雾?xiàng)選擇題

TTL與非門閾值電壓UT的典型值是()

題型:?jiǎn)雾?xiàng)選擇題

要使JK觸發(fā)器的輸出Q從1就成0,它的輸入信號(hào)JK就為()。

題型:?jiǎn)雾?xiàng)選擇題

()在計(jì)算機(jī)系統(tǒng)中得到了廣泛的應(yīng)用,其中一個(gè)重要用途是構(gòu)成數(shù)據(jù)總線。

題型:?jiǎn)雾?xiàng)選擇題

TTL與非門輸入短路電流IIS的參數(shù)規(guī)范值是()。

題型:?jiǎn)雾?xiàng)選擇題

TTL與非門輸出高電平的參數(shù)規(guī)范值是()

題型:?jiǎn)雾?xiàng)選擇題

小容量RAM內(nèi)部存儲(chǔ)矩陣的字?jǐn)?shù)與外部地址線數(shù)n的關(guān)系一般為()

題型:?jiǎn)雾?xiàng)選擇題